默认计划
1567人加入学习
(13人评价)
《数字逻辑电路》
价格 免费
音频听课 手机端支持一键听课 (试一试)

用卡诺图法化简逻辑函数的基本步骤:

1.将逻辑函数表示在卡诺图上

2.genuine实质最小项确定所有的必要极大圈

3.如果所选出的所有必要及大图已覆盖卡诺图上全部1小方格,那么这些必要及大圈的集合就是卡诺图上的最小覆盖

4.如果还有标1的小方格未被上述的必要极大圈覆盖,那么再加上选择最少的极大圈覆盖剩余的标1小方格,即获得最小覆盖

5.写出最小覆盖所对应的逻辑表达式,即最简与或式

 

[展开全文]

1:异步计数器:LD和CLR信号加载在CLK端。

2:同步计数器;LD和CLR信号加载在数据端

3:74LS163周期×2频率减半

4:并入-chuan'chu

[展开全文]

计数器:1强制位计数器2预置位计数器3修正式计数器

[展开全文]

     函数是激励函数

哪些是自变量,哪些是函数,函数是激励函数。计数器的输出一般是触发器的输出。

[展开全文]

组合逻辑电路和时序逻辑电路所完成的某些特定的逻辑功能属于能部件级,电路分析和设计是简历在真值表,卡诺图,逻辑方程式,状态表和状态图的工具基础上,主要依赖于设计者的熟练技巧和经验,称:试凑法

[展开全文]

脉冲异步时序电路与同步时序电路的相同点是:

1.状态的改变都依赖于外加脉冲

2.存储元件都是触发器;

脉冲异步时序电路与同步时序电路的差异是:

1.脉冲异步时序电路五外加的统一的时钟脉冲

2.输入变量x为脉冲信号,由输入脉冲直接 引起电路的状态改变

3.由次态逻辑产生个触发器控制输入信号而且还产生时间有先后的各触发器的时钟脉冲信号

 

[展开全文]

触发器的选择:常选用的是D触发器,其次是选用JK触发器和T触发器,在非计数型的时序电路中,有时可选用SR触发器,在PLA器件中只包含D触发器

 

[展开全文]

计数型节拍分配器由二进制计数器和译码器组成

在时钟脉冲序列的作用下,从译码器的各输出端上轮流输出高电位信号或脉冲信号

移位型节拍分配器:由移位寄存器和了哦系门组成

[展开全文]

跳跃的概念:在实际应用中,往往计数器的模m!=2n,为了能用模位2的二进制计数器实现为m的计数器,即2的n-1次方<m<2的n次方

[展开全文]

电路特性描述:该电路有16个特性,只要电路的初始状态为状态图闭合环中的某一状态,在时钟脉冲作用下,电路将按箭头所指方向在闭合环中8个状态间循环,这是一个模8步进码计数器,时钟脉冲就是计数信号。在闭环以外的8个状态称为“无效序列”,这种电路称为格雷码计数器或Johnson计数器,也叫“自恢复纽环移位寄存器

 

电路挂起的解决方法:

1.无序列的次态无关项全部指向0;

2.打断一处”无效序列链“,令其指向有效序列

3.根据真值表和卡诺图研究无效序列的生成规律尽可能只改变某一触发器的输入网络,同时进行最简设计

[展开全文]

时序电路的分析是根据逻辑电路图得到反映时序电路工作特性的状态表及状态图

[展开全文]

D锁存器要求:

在控制(时钟)输入CLK有效期间内,输入数据D稳定不变

边沿触发器:在控制信号的有效边沿(前沿或后沿)时接收数据

[展开全文]

计数型节拍分配器

由二进制计数器和译码器组成

译码器输出高电位或脉冲信号

[展开全文]

双稳态元件是构成存储电路的基本模块,通常指锁存器或触发器,特点是
1.有俩个稳定状态,分别表示存储数码0或1

2.在一定的出发信号作用下,它可从一个稳态翻转到另一个稳态

作用:每个稳态原件保存一位二进制数,对应一个状态变量

[展开全文]

三态是指器件的输出有三种状态:即逻辑0,逻辑1和高阻抗状态,最基本的三态器件时三态缓冲器,又称为三态门或者三态驱动器

[展开全文]

当译码器的输出编码位数少于输入编码位数时,这种器件称为编码器

若需要输入端n > 8的编码器,则可用多片74LS148连起来

 

[展开全文]

授课教师

数字逻辑电路

课程特色

刷题练习(1)
练习(1)
作业(2)
PPT(54)
视频(54)